DigitalDCC Grundlagen, Protokoll |
10.09.2004 |
|
zurück zu: Startseite | Original | Modell | Digitalseiten | |
[ DCC Grundlagen [Erweitertes Format I] Erweitertes Format II ] |
(siehe auch NMRA RP-9.2.1 auf NMRA-Standards und RPs)
Allgemeine Paketdarstellung |
|||||||||||||
Präambel | Null- bit | Adresse | Null- bit | Adresse | Null- bit | Befehl | Null- bit | Befehl | End- bit |
||||
min. 10 bit | 7654 | 3210 | 7654 | 3210 | 7654 | 3210 | 7654 | 3210 | |||||
1111 1111 11 | 0 | aaaa | aaaa | 0 | aaaa | aaaa | 0 | bbbb | bbbb | 0 | bbbb | bbbb | 1 |
Das erweiterte Format kann durch die Möglichkeit der 16-Bit Adressierung mehr als 10000 Loks separat ansprechen, wobei die Adressierung kompatibel zum Basisformat gehalten ist. In den Bits 6 und 7 des ersten Byte ist verschlüsselt, ob die Adresse aus einem oder zwei Byte besteht.
Adresse | Adresse | ||||
7654 | 3210 | 7654 | 3210 | ||
Lokdecoder mit 7-Bit Adressen |
|||||
0000 | 0000 | ||||
00 | 0 | ||||
bis | |||||
0111 | 1111 | ||||
7F | 127 | insg. 128 | |||
Schaltdecoder mit 9-Bit Adressen |
|||||
1000 | 0000 | 0 | 1000 | wbbb | |
bis | |||||
1011 | 1111 | 0 | 1111 | wbbb | |
insg. 64 x 8 = 512 | |||||
d.h.: | |||||
10aa | aaaa | 0 | 1aaa | wbbb |
Bit 0-5 vom ersten Byte und 4-6 vom zweiten Byte ergeben hierbei die angesprochene Adresse, die Reihenfolge der Bits ist etwas verwirrend: den niederwertigen Teil ergeben die Bits 0-5, die Bits 4-6 geben invertiert den höherwertigen Teil der Adresse. w (Bit 3 im zweiten Byte) entscheidet über an oder aus, und in den letzten drei Bit wird der gewünschte Decoderausgang festgelegt. Für Doppelspulenantriebe stehen in Bit 1-2 das Doppelspulenpaar und in Bit 0 die Spule.
Adresse | Adresse | ||||
7654 | 3210 | 7654 | 3210 | ||
Lokdecoder mit 14-Bit Adressen |
|||||
1100 | 0000 | 0000 | 0000 | ||
C0 | 192 | 00 | 0 | ||
bis | bis | ||||
1110 | 0111 | 1111 | 1111 | ||
E7 | 231 | FF | 255 | insg. 40 x 256 = 10240 | |
Reserviert für künftige Erweiterungen |
|||||
1110 | 1000 | ||||
E8 | 232 | ||||
bis | |||||
1111 | 1110 | ||||
FE | 254 | insg. 23 | |||
Idle-Paket |
|||||
1111 | 1111 | ||||
FF | 255 |
Der auf die Adresse folgende Befehl kann im erweiterten Format ein bis drei Byte lang sein. Die Bits 5-7 des ersten Byte teilen die Befehle in verschiedene Gruppen auf.
Befehl | Befehl | ||||
7654 | 3210 | 7654 | 3210 | ||
Decodersteuerung/Mehrfachtraktion 000x |
|||||
0000 | 0000 | ||||
00 | 0 | ||||
bis | |||||
0001 | 1111 | ||||
1F | 31 | insg. 32 | |||
darin: | |||||
Decodersteuerung 0000 |
|||||
0000 | 0000 | ||||
00 | 0 | ||||
bis | |||||
0000 | 1111 | ||||
0F | 15 | insg. 16 | |||
mit: | |||||
Grundstellung |
|||||
0000 | 0000 | ||||
00 | 0 | ||||
Grundstellung und Reset |
|||||
0000 | 0001 | ||||
01 | 1 | ||||
Reserviert für Hersteller |
|||||
0000 | 0010 | ||||
02 | 2 | ||||
bis | |||||
0000 | 0011 | ||||
03 | 3 | insg. 2 | |||
Erweiterte Adressierung aus |
|||||
0000 | 1010 | ||||
0A | 10 | ||||
Erweiterte Adressierung ein |
|||||
0000 | 1011 | ||||
0B | 11 | ||||
Anforderung Bestätigung vom Decoder |
|||||
0000 | 1111 | ||||
0F | 15 | ||||
Mehrfachtraktion 0001 |
|||||
0001 | 0000 | ||||
10 | 16 | ||||
bis | |||||
0001 | 1111 | ||||
1F | 31 | insg. 16 | |||
darin z.B.: | |||||
Befehl | Consist-Adresse | ||||
7654 | 3210 | 7654 | 3210 | ||
Fahrtrichtung Vor |
|||||
0001 | 0010 | xxxx | xxxx | ||
12 | 18 | ||||
Fahrtrichtung Rück |
|||||
0001 | 0011 | xxxx | xxxx | ||
13 | 19 |
Diese Seite wurde zusammengestellt von / This page was created by Christian Lindecke
URL: http://www.lokodex.de/mo/m_digital_dccprot02.htm